首页
与非门构成的基本RS锁存器(注意低电平有效)的约束条件是()。
未来题库
→
百科
与非门构成的基本RS锁存器(注意低电平有效)的约束条件是()。
A.S R=0
B.S R=1
C.SR=0
D.SR=1
正确答案:B
Tags:
锁存器
与非门
电平
猜你喜欢
1.
单稳态触发器若采用CMOS门电路构成,为保证稳态时门2输入低电平,电阻R必须小于某一数值。()
2.
查询输入/输出方式下,外设状态线要经过()与微机相连。()C锁存器译码器缓冲器放大器
3.
TTL电路的标准低电平、标准高电平和阈值电压分别为0.4V、2.4V和1.4V。()
4.
TTL输入端空置为高电平,CMOS输入端不能空置。()
5.
TTL与非门的输入级由一个多发射极三极管构成,使输入端实现“与非”的功能。()
6.
ADC0809的EOC引脚输出高电平表示()。C起动A/D转换读出数字量A/D转换结束A/D转换出错
7.
数字信号通常需要通过电平转换,方可得到微处理器能够识别的信号。
8.
8086CPU的复位信号至少维持;个时钟周期的高电平有效。
9.
8086CPU的MIO#引脚信号是CPU发出的,当访问存储器时,发出高电平,当访问IO接口时,发出低电平。
10.
锁存器的作用是将输入数据保存,当锁存信号无效时,输入端的数据变化不会影响已保存的数据。